HME - P(飛馬)系列
查看詳情 | - 40nm CMOS工藝;
- 采用全新的LUT6構架;
- 等價于60K 4輸入LUT邏輯單元;
- 高達6.5G bps Serdes高速I/O;
- 1333M bps硬核DDR2/3控制和PHY;
- 硬核PCIe Gen1/Gen2;
- 針對需要高速率高性能大容量的FPGA市場;
| Fabric - 18,432到122,880個6輸入查找表,36,864到196,608個DFF存儲單元
- 邏輯性能高達300MHz
內嵌RAM存儲器 - 高達1,966kb 局部LRAM,每個為64bit
- 高達17,694kb可編程雙端口DPRAM,可配置為ROM,FIFO等模式,并帶ECC功能
內嵌DSP模塊 - 每個DSP模塊支持36x18運算或者2個獨立的18x18運算
- 前加/累加和支持56位加減功能
- 多個DSP模塊可以級聯
時鐘網絡 - 32個de-skew全局時鐘
- 高達8個支持倍頻、分頻、及de-skew的PLL
- 8個外部時鐘輸入,1個外部晶體時鐘輸入
I/O特性 - 支持3.3v/2.5v/1.8v/1.5v LVTTL,3.3v/2.5v/1.8v/ 1.5v/1.2v LVCMOS
- 支持2.5v LVDS/BLVDS,TMDS,Mini-LVDS
- 支持LVPECL,CML
- 支持PCI/PCI-X
- 支持高速LVDS接口,可達1.3Gbps,硬件支持串并轉換
硬核IP - 高速AXI總線
- PCIe Gen1(x1,x2,x4),Gen2(x1,x2,x4)
- 高速Serdes收發器,支持多種協議
- 1333Mbps DDR2 /3控制器和PHY接口
配置模式 - 支持JTAG、SPIx1x2x4的AS、PS和x8x16的PP多種
- 支持自動檢測配置RAM錯誤和報警,防止SEU干擾
- 支持配置數據壓縮
安全 - 使用256位AES配置文件流加解密
- 基于Efuse的保護功能
|